首页> 中国专利> 一种基于多FPGA的有源配电网实时仿真器内部接口设计方法

一种基于多FPGA的有源配电网实时仿真器内部接口设计方法

摘要

一种基于多FPGA的有源配电网实时仿真器内部接口设计方法,包括:1)将各子系统信息下载到对应FPGA中,对内部接口参数进行初始化;2)设置仿真时刻t=0,启动仿真;3)仿真时间向前推进一个步长,t=t+Δt;4)各FPGA完成仿真计算;5)将每个FPGA待发送的数据进行串化和分配通道后,经高速收发器转换为高速串行数据,发送到目标FPGA;6)FPGA高速收发器接收高速串行数据并转换为并行数据,进一步完成数据的拼接和解串;7)判断仿真时间是否达到仿真终了时刻,如达到设定的仿真终了时刻,则仿真结束,否则返回步骤3)。本发明在保证仿真器内部接口稳定性和通用性的同时,实现了仿真器内部数据通讯的正确性和高效性,为基于多FPGA的有源配电网实时仿真奠定了基础。

著录项

  • 公开/公告号CN106844256B

    专利类型发明专利

  • 公开/公告日2020-09-11

    原文格式PDF

  • 申请/专利权人 天津大学;

    申请/专利号CN201710096627.5

  • 申请日2017-02-22

  • 分类号G06F13/38(20060101);G06F13/32(20060101);

  • 代理机构12201 天津市北洋有限责任专利代理事务所;

  • 代理人杜文茹

  • 地址 300072 天津市南开区卫津路92号

  • 入库时间 2022-08-23 11:13:20

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号