首页> 外文期刊>電子情報通信学会技術研究報告. リコンフィギャラブルシステム. Reconfigurable Systems >多様なトポロジーを持つマルチFPGAシステムのためのFPGA間信号時間多重化手法
【24h】

多様なトポロジーを持つマルチFPGAシステムのためのFPGA間信号時間多重化手法

机译:用于具有多种拓扑的多FPGA系统中的FPGA间信号时分复用方法

获取原文
获取原文并翻译 | 示例
           

摘要

大規模ASICなどのプロトタイピングのため複数のFPGAから成るマルチFPGAシステムが用いられる.対象回路は複数のFPGAに分割実装されるが,FPGAの端子数は限られているためFPGA間のI/O信号の接続が問題となる場合が多い.この問題を緩和するために時間多重化I/Oが用いられるが,通常のI/Oと比較し遅延が大きいため,システムクロック周波数が低下してしまう.既存研究として,時間多重化I/Oと通常のI/Oを併用し,さらに最適な時間多重化信号の選択を行うことでシステムクロック周波数の低下を抑える手法が提案されているが,全FPGA対間に配線が存在する限られたトポロジーを前提としている.本研究では配線が存在しないFPGA対間の信号に迂回経路を与えることで,既存手法を様々なトポロジーのシステムに適用する手法を提案し,実験により手法の効果とトポロジーによる影響を調べる.実験の結果,最小システムクロック周期が平均で30.8%改善された.
机译:由多个FPGA组成的多FPGA系统用于原型设计,例如大规模ASIC。目标电路被分割并安装在多个FPGA上,但是由于FPGA的端子数量有限,因此FPGA之间I / O信号的连接通常是个问题。使用时分复用的I / O可以缓解此问题,但是延迟比常规I / O的延迟大,因此系统时钟频率会下降。作为现有的研究,提出了将时分复用的I / O和通常的I / O组合使用,并选择最佳的时分复用的信号来抑制系统时钟频率的降低的方法。它的前提是有限的拓扑结构,其中线对之间存在布线。在这项研究中,我们提出了一种方法,该方法通过给FPGA对之间的信号提供一条绕线而无需布线,从而将现有方法应用于各种拓扑系统,并通过实验研究该方法的效果和拓扑的影响。实验的结果是,最小系统时钟周期平均提高了30.8%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号