退出
我的积分:
中文文献批量获取
外文文献批量获取
刘征;
UT斯达康通讯有限公司;
时钟数据恢复; FPGA; 数据恢复电路; Recovery; 设计; 采样法; 恢复原理; 数据延迟;
机译:用于39.8 Gb / s和42.8 Gb / s双模工作的开环时钟恢复电路的设计与实现
机译:快速以太网应用时钟恢复电路的设计与实现
机译:一种基于FPGA的新型数字八速率时钟和数据恢复电路
机译:基于锁相环(PLL)的时钟和数据恢复电路(CDR),使用经过校准的延迟触发器(DFF)。
机译:基于FPGA的脉冲电子顺磁共振应用时序脉冲编程器的设计与实现
机译:CMOS技术中的时钟和数据恢复Schaltungen分析和封装[CMOS技术中的高比特率时钟和数据恢复电路的分析和设计]
机译:在基于sRam的FpGa TmR设计中实现冗余与奇异时钟域的易感性。
机译:时钟数据恢复电路,包括该时钟数据恢复电路的集成电路以及时钟数据恢复方法
机译:时钟数据恢复电路,包括该时钟数据恢复电路的多端口接收器以及恢复时钟和数据的方法
机译:时钟恢复电路和包括该时钟恢复电路的采样信号生成设备,能够从时钟嵌入数据恢复时钟信号
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。