首页> 中文期刊> 《计算机应用》 >优化信号处理性能的32位双核RISC微处理器设计

优化信号处理性能的32位双核RISC微处理器设计

         

摘要

cqvip:提出了一种适合数字信号处理的32位双核RISC微处理器设计方案。通过分析流水线级数对处理性能的影响,给出了易于实现、功能便于扩充的流水线深度及系统结构设计方案,再配合扩充正余弦值查找表、浮点数运算器和增加核的个数等方法有效地提高了处理器数字信号处理能力。采用低成本的现场可编程门阵列(FPGA)进行性能验证,结果表明:对于4点快速傅里叶变换(FFT)浮点运算效能提高40.14%,对于1024点FFT浮点运算效能提高49.59%。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号