声明
第1章 绪论
1.1研究背景
1.1.1无线通信技术的宽带化、多标准化的发展趋势和现状
1.1.2射频收发机芯片的宽带化、多模多频段化的技术分析、发展趋势和研究现状
1.1.3多模多频段宽带可重构射频芯片的研究意义和难点
1.2本文的主要贡献和组织结构
1)给出了两种多模多频段射频可重构芯片架构方案:双频段方案以及全频段方案
2)设计实现双频段可重构射频芯片
3)设计实现全频段射频可重构芯片
4) 利用本论文设计的多模多频段可重构射频芯片完成了模块以及系统传输试验
参考文献
第2章 多模多频段可重构射频芯片架构研究
2.1引言
2.2射频接收机架构分析
2.2.1超外差接收机架构
2.2.2零中频接收机架构
2.3射频发射机架构分析
2.3.1极性发射机架构
2.3.2软件无线电概念以及射频数模转换发射机架构
2.4多模多频段宽带可重构射频收发机架构分析
2.4.1基于零中频架构的多模多频段宽带射频收发机分析
2.4.2传统的多模多频段射频收发机分析
2.4.3多模多频段可重构射频收发机的设计思路
2.4.4多模多频段可重构接收机架构分析
2.5本章小结
参考文献
第3章 双频段可重构宽带射频接收前端芯片设计
3.1引言
3.2双频段可重构低噪声放大器设计要点分析
3.2.1低噪声放大器设计要点分析
3.2.2双频段可重构宽带低噪声放大器设计要点总结
3.3双频段可重构低噪声放大器的设计与实现
3.3.1源极电感负反馈结构的低噪声放大器
3.3.2双频段可重构低噪声放大器设计
3.3.3双频段可重构低噪声放大器实现与测试
3.4双频段可重构混频器设计与实现
3.4.1双频段混频器性能指标设计要点分析
3.4.2双频段可重构宽带混频器设计
3.4.3双频段可重构混频器的实现与测试
3.5本章小结
参考文献
第4章 全频段可重构宽带射频接收前端芯片设计
4.1引言
4.2全频段可重构低噪声放大器设计要点分析
4.3全频段可重构低噪声放大器的设计与实现
4.3.1带宽拓展电路技术
4.3.2全频段可重构低噪声放大器设计
4.3.3全频段可重构低噪声放大器实现与测试
4.4全频段可重构混频器设计与实现
4.4.1全频段混频器性能指标设计要点分析
4.4.2全频段可重构宽带混频器设计
4.4.3全频段可重构混频器的实现与测试
4.5本章小结
参考文献
第5章 多模多频段可重构射频接收前端模块及多频多通道系统技术验证
5.1引言
5.2宽带射频模块设计要点分析
5.3多模多频段可重构宽带射频接收前端模块的设计、实现与验证
5.3.1宽带可重构射频前端模块设计实现
5.3.2多模多频段可重构宽带射频接收前端模块的验证
5.4多天线可重构系统验证
5.4.1 4x4多天线可重构射频收发前端验证
5.4.2 4x4多天线可重构系统验证
5.5本章小结
参考文献
第6章 总结与展望
6.1论文的主要工作
6.2论文的主要创新点
6.3展望
致谢
攻读博士学位期间取得的成果
东南大学;