首页> 外文会议>IEEE International Test Confeence >FPGA Time Measurement Module: Preliminary Results
【24h】

FPGA Time Measurement Module: Preliminary Results

机译:FPGA时间测量模块:初步结果

获取原文

摘要

Architecture and implementation for an FPGA-based time measurement unit is presented. The current status of this work - 200ps LSB resolution, less than 1ns peak-to-peak jitter on a collection of 100 asynchronous measurements utilizing 500 FPGA slices - suggests the possibility of low-cost, parallel, time measurements embedded into existing analog instrumentation.
机译:提出了基于FPGA的时间测量单元的体系结构和实现。该工作的当前状态 - 200PS LSB分辨率,少于1ns的峰值峰值,在使用500个FPGA切片的100个异步测量上的集合上 - 表明嵌入到现有的模拟仪器中的低成本,并行,时间测量的可能性。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号