首页> 外国专利> LOW AREA WRAPPER CELL FOR PARALLEL TEST OF HIERARCHICAL SoC CAPABLE OF DECREASING THE AREA OF AN SoC

LOW AREA WRAPPER CELL FOR PARALLEL TEST OF HIERARCHICAL SoC CAPABLE OF DECREASING THE AREA OF AN SoC

机译:用于分层SoC并行测试的低面积封装单元,能够减小SoC的面积

摘要

PURPOSE: A low area wrapper cell for a parallel test of a hierarchical SoC is provided to improve SoC yield by using a small number of multiplexers and flip flops for the parallel test of the hierarchical SoC.;CONSTITUTION: A wrapper cell includes a first input for receiving a first data signal, a first output for outputting the first data signal, a second input and a third input for receiving a test pattern, and a second output and a third output for outputting the test pattern. A first multiplexer(412) includes an input connected to a first flip flop and the first input and an output connected to the first output. A second multiplexer(414) has an input connected to the first input and the third input and the output connected to the second flip flop. The first flip flop has the input connected to the second input and the output connected to the lower input of the first multiplexer. A second flip flop(418) has the input connected to the output of a second multiplexer and the output connected to the third output.;COPYRIGHT KIPO 2012
机译:目的:提供一种用于分层SoC并行测试的低面积包装单元,以通过使用少量的多路复用器和触发器进行分层SoC的并行测试来提高SoC的产量。组成:包装单元包括一个第一输入用于接收第一数据信号,用于输出第一数据信号的第一输出,用于接收测试图案的第二输入和第三输入,以及用于输出测试图案的第二输出和第三输出。第一多路复用器(412)包括连接到第一触发器和第一输入的输入以及连接到第一输出的输出。第二多路复用器(414)具有连接到第一输入和第三输入的输入以及连接到第二触发器的输出。第一触发器的输入连接到第二输入,输出连接到第一多路复用器的下部输入。第二触发器(418)的输入连接到第二多路复用器的输出,而输出连接到第三输出。COPYRIGHTKIPO 2012

著录项

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号