首页> 外国专利> GENERATION OF QUADRATURE DIFFERENTIAL CLOCK SIGNALS WITH TWENTY-FIVE PERCENT DUTY CYCLE

GENERATION OF QUADRATURE DIFFERENTIAL CLOCK SIGNALS WITH TWENTY-FIVE PERCENT DUTY CYCLE

机译:具有25%占空比的正交微分时钟信号的生成

摘要

Exemplary embodiments are directed to systems, methods, and devices for generating quadrature clock signals. A device may include a plurality of dynamic logic cells and a plurality of inverters. Each inverter of the plurality of inverters may be coupled to at least two dynamic logic cells of the plurality of dynamic logic cells. Each inverter may be configured to output a twenty-five percent duty cycle clock signal.
机译:示例性实施例涉及用于生成正交时钟信号的系统,方法和设备。装置可包括多个动态逻辑单元和多个反相器。多个反相器中的每个反相器可以耦合到多个动态逻辑单元中的至少两个动态逻辑单元。每个反相器可以被配置为输出百分之二十五的占空比时钟信号。

著录项

  • 公开/公告号WO2014062983A3

    专利类型

  • 公开/公告日2014-06-19

    原文格式PDF

  • 申请/专利权人 QUALCOMM INCORPORATED;

    申请/专利号WO2013US65544

  • 发明设计人 GOLDBLATT JEREMY MARK;VORA SAMEER V.;

    申请日2013-10-17

  • 分类号H03K3/356;H03K23/44;

  • 国家 WO

  • 入库时间 2022-08-21 15:50:06

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号