首页> 中国专利> 多芯片系统中的芯片间等待时间特性

多芯片系统中的芯片间等待时间特性

摘要

包括在计算机存储介质上编码的计算机程序的方法、系统和装置,用于针对在半导体器件的串联环路布置中连接的多个芯片中的每对相邻芯片,确定在所述对芯片之间的往返数据传输的对应环路等待时间。从环路等待时间中识别最大环路等待时间。确定源自所述多个芯片中的芯片的数据传输的环路等待时间,所述数据传输将围绕串联环路布置发送并返回到所述芯片。将最大环路等待时间的一半与环路等待时间的N分之一进行比较,其中,N是所述多个芯片中的芯片数量,以及将较大值存储为半导体器件的芯片间等待时间,所述芯片间等待时间表示半导体器件的操作特性。

著录项

  • 公开/公告号CN114026553A

    专利类型发明专利

  • 公开/公告日2022-02-08

    原文格式PDF

  • 申请/专利权人 谷歌有限责任公司;

    申请/专利号CN202080047570.X

  • 发明设计人 M.A.冈特;D.贝勒;C.比弗尔;C.罗斯;

    申请日2020-08-14

  • 分类号G06F15/78(20060101);G06F15/76(20060101);

  • 代理机构11105 北京市柳沈律师事务所;

  • 代理人金玉洁

  • 地址 美国加利福尼亚州

  • 入库时间 2023-06-19 14:06:32

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2022-02-08

    公开

    国际专利申请公布

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号