首页> 中国专利> 基于FPGA的IMA-ADPCM编解码IP核的设计实现

基于FPGA的IMA-ADPCM编解码IP核的设计实现

摘要

本发明从IMA-ADPCM的基本原理入手,分模块逐步剖析各部分功能,利用Verilog硬件描述语言编程设计实现了一个基于FPGA的可灵活配置的IMA-ADPCM编解码IP核。通过仿真测试和不同芯片的实际验证,确保此编解码器正确性和稳定性。整个系统Verilog编程部分是在QuartusII8.0平台完成,仿真是在专业仿真软件ModelSim6.1g上完成的,仿真完后分别在Altera公司的硬件平台DE2和DE0开发板上进行验证。本发明充分利用了FPGA的灵活性和可配置性,仿真和硬件验证表明,此IMA-ADPCM编解码IP核具有硬件结构简单、资源消耗低、可靠性高、灵活性强、速度快、性价比突出的显著特征,具有良好的应用前景。

著录项

  • 公开/公告号CN102737140A

    专利类型发明专利

  • 公开/公告日2012-10-17

    原文格式PDF

  • 申请/专利权人 云南大学;

    申请/专利号CN201110435168.1

  • 申请日2011-12-22

  • 分类号G06F17/50(20060101);

  • 代理机构

  • 代理人

  • 地址 650091 云南省昆明市五华区翠湖北路2号

  • 入库时间 2023-12-18 06:52:28

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2015-03-25

    发明专利申请公布后的视为撤回 IPC(主分类):G06F17/50 申请公布日:20121017 申请日:20111222

    发明专利申请公布后的视为撤回

  • 2013-01-30

    实质审查的生效 IPC(主分类):G06F17/50 申请日:20111222

    实质审查的生效

  • 2012-10-17

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号