首页> 中国专利> 按照层结构具有二维或多维可编程序的单元结构(FPGAs、DPGAs等)的数据流处理器和模块的高速缓存配置数据方法

按照层结构具有二维或多维可编程序的单元结构(FPGAs、DPGAs等)的数据流处理器和模块的高速缓存配置数据方法

摘要

至今,中央和全局单元已经组成一个对所有配置请求进行处理的模块。本发明提供了多个能够执行该任务的工作单元。这些单元排列成一种结构。如果该请求是无法处理的,则来自最低层的请求仅传送到下一个最高层。最高层与内部的或外部的更高级别的配置存储器相连,该配置存储器含有所有该程序运行所需的配置数据。配置单元的树形结构使得能够对配置数据进行高速缓存。配置主要是在本地进行访问的。在最坏的一种情况下,如果层结构中任何一个CT(配置表)中都没有相关的数据,那么就必须从更高阶的配置存储器中载入一种配置。

著录项

  • 公开/公告号CN1298520A

    专利类型发明专利

  • 公开/公告日2001-06-06

    原文格式PDF

  • 申请/专利权人 PACT信息技术有限公司;

    申请/专利号CN99805452.6

  • 发明设计人 M·福尔巴赫;R·芒克;

    申请日1999-02-25

  • 分类号G06F15/78;G06F12/08;

  • 代理机构上海专利商标事务所;

  • 代理人李家麟

  • 地址 德国慕尼黑

  • 入库时间 2023-12-17 13:58:38

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2005-04-13

    专利权的视为放弃

    专利权的视为放弃

  • 2001-06-13

    实质审查请求的生效

    实质审查请求的生效

  • 2001-06-06

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号