...
首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >抵抗比型制御による新統合跳CMOSインバータでミ高速ドミノCMO全加算器
【24h】

抵抗比型制御による新統合跳CMOSインバータでミ高速ドミノCMO全加算器

机译:Mi高速Domino Domino CMO全加法器,通过电阻比类型控制实现了新的集成跳跃CMOS反相器

获取原文
获取原文并翻译 | 示例
           

摘要

我々は、SOI基板上の部分空乏型CMOSインバータに妙して新しい混成動作モードを提案し、そ甲設計と回路シミュレーションを実施してきた[1〕。 このインバータでは、4端子のn(p)チャネルMOSFmが3端子のゲート端子を持つラテイラル叩n(pnp)B?を内存している。 電流源として通常の基板接続のプルアップ或いはプルダウンのMOSFETを用い七、そのインバータのベース嫡子へ順方向電流を供給する。 ここで、プルアップ或いはプルダウンのドレイン端子は対応するインバータのベース端子へ接続している。 この混成モードの統合している新しいインバータを新統合BiCMOSインバータと名づけた。 また、通常の基板接続の異なった抵抗比を持っ二つのCMOSイン′く一夕の出力信号を使って、プルアップ或いはプルダウンのゲート端子を制御する論理回路の仕組みを授案した。 ニこでは、統合BiCMOSの相輔的MOSFETの電流能力がほぼ等しくなるように、チャネル幅がWp州n=2である場合を調べた。 本稿ヤは、逆に、二つの相補的BJ?の電流能力をほぼ等しくした場合に、回路性能が如何に改挙されるかを調べる。 0.35pmCMOSプロセスの実測値に合わせたBSIM3Y3と、電流増幅率PF=100のBJTのモデル·パラメータを使用して回路シミュレpション実験を行う。 負荷容畳Cl=0.器61pFで電源電圧Vdd吉l.OVの場合、最終段の駆軌でWp/Wn=lとした抵抗比型制御の統合BiCMOSインバータを使ったドミノCMOS全加算器は、ロジカル?エフォート[2]に基づいた3段CMOSインバータで駆動したスタティックCMOS全加算器に比べ、約糾%高速で、約12%だけ商いエネルギ岬となった。
机译:我们为SOI衬底上的部分耗尽型CMOS反相器提出了一种新的混合操作模式,并进行了脚背设计和电路仿真[1]。在该反相器中,4端n(p)通道MOSFm包含具有3端栅极端的横向抽头n(pnp)B 1。正常的板上连接的上拉或下拉MOSFET用作电流源,正向电流提供给逆变器的基极。此处,上拉或下拉漏极端子连接到相应逆变器的基极端子。处于这种混合模式的新型集成逆变器被称为新型集成BiCMOS逆变器。另外,我们提出了一种逻辑电路的机制,该机制使用两个具有不同电阻比的CMOS夜间输入输出信号来控制正常电路板连接的上拉或下拉栅极端子。在Niko中,我们研究了Wp状态下沟道宽度为n = 2的情况,以便集成的BiCMOS兼容MOSFET的电流容量几乎相等。相反,本文研究了当两个互补BJ的电流容量几乎相等时,如何提高电路性能。使用BSIM3Y3进行电路仿真实验,该实验与0.35pm CMOS工艺的测量值和BJT模型参数匹配,电流放大系数为PF = 100。榻榻米的负载能力Cl = 0。电源电压Vdd Yoshi l。在OV的情况下,在最后一级使用集成了BiCMOS反相器且电阻比控制为Wp / Wn = 1的Domino CMOS全加法器由基于逻辑功[3]的3级CMOS反相器驱动。与静态CMOS全加器相比,它的速度快了约12%,并成为商业能源消耗的约12%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号