首页> 中文期刊> 《西安电子科技大学学报》 >一种高速低功耗的NoC时钟网络设计

一种高速低功耗的NoC时钟网络设计

         

摘要

为了实现高速低功耗的片上网络时钟网络,针对MESH型片上网络,用金属-绝缘质-金属电容替代MOS电容作为发送端驱动电容和接收端耦合电容,设计了一种基于改进的电容驱动型低摆幅收发器的瀑布型时钟网络.Spectre仿真结果表明,在0.13μm CMOS工艺条件下,该时钟网络的时钟频率可达5GHz,功耗和延时仅为传统时钟网络的49%和55%,并具有更好的噪声抑制能力.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号