首页> 中文期刊> 《信号处理》 >面向5G标准的低延时LDPC编码器设计

面向5G标准的低延时LDPC编码器设计

         

摘要

cqvip:针对5G标准中对低延时和编码灵活性的要求,本文提出了一种高并行度的低密度奇偶校验(Low-Density Parky-Check,LDPC)码编码算法并设计了相应的硬件结构。编码算法对校验位的计算流程进行了改进,通过将对应5G标准中校验矩阵单对角和双对角结构的不同编码步骤并行化提高了运算速度。在硬件结构上一方面设计了多路并行的运算结构通过同时求解多个编码步骤降低了处理时延,另一方面灵活的结构设计使其可以有效地支持5 G不同场景下对码长和码率的要求,并通过分组计算校验位实现了对递增冗余的HARQ (IR-HARQ)方案的支持。仿真结果表明,在200 MHz的系统时钟频率下,本设计的信息吞吐量可达35 Gbps。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号