首页> 中文期刊> 《电子质量》 >基于FPGA的并行数字滤波器设计和实现

基于FPGA的并行数字滤波器设计和实现

         

摘要

该文介绍了基于FPGA的并行数字滤波器设计方案,主要叙述了建立M×N维滤波矩阵、并行滤波运算以及滤波结果的处理等并行数字滤波过程.首先基于并行的路数M和滤波器的阶数N建立M×N维滤波矩阵XM×N,滤波矩阵XM×N的每行与固定的滤波器系数矩阵H1×N进行相乘相加运算得到滤波的中间结果Y k+j+1(n),然后经过截取有效量化位数最终得到并行滤波结果Y(n).基于该并行数字滤波方案,设计了八路并行成形滤波器.经过实验验证,该八路并行成形滤波器实现了625 Msps,QPSK调制格式的基带信号成形滤波,滤波的数据结果经过解调分析的EVM达到了0.326%.该文提出的并行数字滤波器设计方案通用性强,可以广泛应用于高速数字信号处理中.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号