首页> 中文期刊> 《固体电子学研究与进展》 >一种基于并行结构的高速ASIC正交混频器设计

一种基于并行结构的高速ASIC正交混频器设计

         

摘要

设计了最高采样率为1 GHz的ASIC数字正交混频器。基于正交混频的基本原理,优化了正交混频的算法,优化后的算法节省了硬件资源。为了达到最高采样率的要求,提出了并行结构的电路实现方法。采用MATLAB对正交混频算法进行定点误差分析和频谱分析,并根据MATLAB分析结果设计硬件代码。设计的正交混频器模块应用于ADC电路。基于65 nm CMOS工艺流片后,实际测试结果表明,所设计的正交混频器模块能够满足信噪比和采样率的设计要求。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号