首页> 外文会议>International Conference on Biomedical Engineering in Vietnam >Design an Optimized CPU Architecture for Pacemaker Applications
【24h】

Design an Optimized CPU Architecture for Pacemaker Applications

机译:设计用于起搏器应用的优化CPU架构

获取原文

摘要

The design technique of using gray code addressing to reduce power dissipation in CPU of pacemaker is presented in this paper. The experimental results of reducing power up to 20% would be a promising result. This work is implemented by using Altera Quartus Ⅱ 9.0, the device Cylone II EP2C20F484C7 is used.
机译:本文介绍了使用灰色码寻址减少起搏器CPU功耗的设计技术。降低功率高达20%的实验结果将是一个有希望的结果。该工作是通过使用AlteraQuartusⅡ9.0来实现的,使用设备Cylone II EP2C20F484C7。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号