首页> 外文会议>IEEE International Symposium on On-Line Testing and Robust System Design >Efficient fault tolerant parallel matrix-vector multiplications
【24h】

Efficient fault tolerant parallel matrix-vector multiplications

机译:高效容错并行矩阵 - 矢量乘法

获取原文

摘要

Parallel matrix processing is a typical operation in many systems, and in particular matrix-vector multiplication is one of the most common operations in modern digital signal processing and digital communication systems. This paper proposes a fault tolerant design for parallel matrix-vector multiplications. The scheme combines ideas from Error Correction Codes with the self-checking capability of matrix-vector multiplication.
机译:并行矩阵处理是许多系统中的典型操作,并且特别是矩阵 - 向量乘法是现代数字信号处理和数字通信系统中最常见的操作之一。本文提出了对并行矩阵矢量乘法的容错设计。该方案将来自误差校正码的思想与矩阵矢量乘法的自检能力结合起来。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号