首页> 外文会议>2010 International Symposium on VLSI Design Automation and Test >A 1.25GHz fast-locked all-digital phase-locked loop with supply noise suppression
【24h】

A 1.25GHz fast-locked all-digital phase-locked loop with supply noise suppression

机译:具有电源噪声抑制功能的1.25GHz快速锁定全数字锁相环

获取原文
获取原文并翻译 | 示例

摘要

A fast-locked all-digital phase-locked loop (PLL) with supply noise suppression is presented. The analysis and design of this all-digital PLL is presented. While the supply noise exits, the loop bandwidth of this all-digital PLL is dynamically adjusted to suppress the jitter. This all-digital PLL is fabricated in a 0.18um CMOS process. It achieves the locked time of 22.5us and 78us with and without the fast-locked circuit, respectively. The measured peak-to-peak jitter and rms jitter are 38.9ps and 5.9ps, respectively, at 1.25GHz.
机译:提出了一种具有电源噪声抑制功能的快速锁定全数字锁相环(PLL)。介绍了该全数字PLL的分析和设计。当电源噪声消失时,该全数字PLL的环路带宽会动态调整以抑制抖动。该全数字PLL采用0.18um CMOS工艺制造。使用快速锁定电路和不使用快速锁定电路时,它的锁定时间分别为22.5us和78us。在1.25GHz时,测得的峰峰值抖动和均方根抖动分别为38.9ps和5.9ps。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号