首页> 中文会议>全国抗恶劣环境计算机第二十五届学术年会 >一种改进的DDR3接口Chipkill编码设计

一种改进的DDR3接口Chipkill编码设计

摘要

DRAM芯片失效对计算机系统稳定性造成的影响越来越大,鉴于DRAM失效的突发特征,Chipkill技术是提高DRAM存储系统可靠性的重要手段.以18片DDR3×8存储器芯片为研究对象,提出使用以16位为一个符号的〈576,512〉RS码,在实现Chipkill功能的同时兼顾两个随机错的纠错.对该编码的原理进行了分析,详细探讨了在一个时钟周期内实现编码、译码功能的电路实现方法.并通过实验对其面积开销和检错纠错能力与SEC/DED汉明码、32位为一个符号的〈576,512〉RS码进行了比较.实验结果表明,该编码开销较大,但仍然具有可实现性;在检错纠错能力方面优势显著.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号