布局布线
布局布线的相关文献在1998年到2022年内共计227篇,主要集中在无线电电子学、电信技术、自动化技术、计算机技术、物理学
等领域,其中期刊论文105篇、会议论文6篇、专利文献26348篇;相关期刊65种,包括科技信息、硅谷、电子设计应用等;
相关会议5种,包括第十二届计算机工程与工艺全国学术年会(NCCET'08)、第十一届计算机工程与工艺全国学术年会、中国电子学会第十届青年学术年会等;布局布线的相关文献由468位作者贡献,包括李海波、王兴刚、闵祥伟等。
布局布线—发文量
专利文献>
论文:26348篇
占比:99.58%
总计:26459篇
布局布线
-研究学者
- 李海波
- 王兴刚
- 闵祥伟
- 魏山菊
- 刘阳
- 吕文飞
- 宋宁
- 欧福超
- 周卫国
- 李超栋
- 肖文林
- 刘东
- 吴武臣
- 周喆
- 杨祖声
- 王纪巧
- 畅艺峰
- 万旻
- 于芳
- 刘源
- 吴昊
- 吴淞波
- 张敏
- 成桂梅
- 景乃锋
- 李艳
- 杨银堂
- A·J·拜恩
- A·L·赫尔曼
- C·豪费
- D·M·古德
- D·S·高曼
- F·普格利泽
- H·J·普雷乌塞恩
- J·K·雅各布森
- M·布尔若
- S·S·卡恩
- S·布洛克
- T·G·德怀尔
- U·亨泽尔
- V·贝茨
- Y·候
- 三桥隆
- 不公告发明人
- 丹尼尔·F·扬内特
- 五十岚睦典
- 付翼翔
- 何小威
- 佘晓轩
- 冷子阳
-
-
欧阳睿
-
-
摘要:
阅读下面的材料,根据要求写作。材料一:2021年11月4日,在EDA(电子设计自动化)领域的国际会议ICCAD 2021(计算机辅助设计国际会议)上,华中科技大学计算机学院吕志鹏教授团队获得了CAD Contest布局布线算法竞赛第一名。吕志鹏团队平均年龄24岁,他们初征告捷,惊艳世人。
-
-
邵坤;
于道科(指导)
-
-
摘要:
李太白尝有言:“桃李务青春,谁能贳白日。”其意在阐明桃李不舍让春光草草逝去,而谁又能挽回明媚春光呢?这对我们青年有极大的鼓舞作用,它劝谏我辈在青春正好的时节选择珍惜,不应让时间白白流逝。青年永葆活力,青春才有无限可能。荣获CAD Contest布局布线算法竞赛第一名的吕志鹏团队平均年龄仅24岁。
-
-
赵琳琳
-
-
摘要:
不久前,在计算机辅助设计国际会议上,华中科技大学计算机学院吕志鹏教授团队摘得电子设计自动化布局布线算法竞赛全球冠军。这支年轻的团队专注于应用型研究,希望打通算法研究从实验室到企业的"最后一公里",把科研成果写在祖国的大地上。
-
-
钱恺宸;
尹琛;
景乃锋
-
-
摘要:
可重构阵列依靠数据流驱动带来的能效优势被作为加速器广泛运用在特定领域之中.随着应用范围的增大,当应用中存在不同执行速率的区域时,采用传统的空间映射方案将整个数据流图进行直接映射会造成严重的性能损失.提出了一种基于数据流解耦的映射方法,通过在执行速率不同的区域之间加入解耦单元以解决执行速率失配的问题.同时利用一种分布式多阶段的布局算法,将解耦后的数据流图映射在分簇式的互连结构中.与传统映射方案相比,对数据流进行解耦后的映射方案在保持较高的互连布通率的基础上可以平均提升57.68%的执行性能,同时降低32%~43%的互连开销.
-
-
-
-
刘健;
杨雨婷;
江燕;
张艳飞
-
-
摘要:
随着工艺的不断发展,芯片集成规模增大,工作频率不断增加,给传统的IC设计带来巨大的挑战.基于UMC 28 nm工艺,采用Innovus工具布局布线,重点描述了时钟树绕线方法、early clock方法以及useful skew的应用.研究表明,采用early clock方法可以有效地解决绕线拥塞问题,最终short数量从219减少到5,并且当时钟绕线采用双倍宽度、双倍间距,应用useful skew可以将setup最差违例从-0.088 ns优化为0 ns,减少eco迭代过程.
-
-
-
何小威
-
-
摘要:
论文基于业界主流的布局布线工具,针对高性能CPU核的物理设计,提出了一种提升频率和降低功耗的物理设计方法.在面积约束不变的情况下,采用论文所提的物理设计方法可将CPU核的频率在原有设计基础上提升10%;或者保持频率不变将CPU核的功耗降低20%.
-
-
蔡宏瑞;
范继聪;
徐彦峰;
闫华;
胡凯
-
-
摘要:
在FPGA设计过程中,架构建模评估为重要的一环.架构建模是指对于给定的特定类型FPGA,对其每一个子模块,例如可配置逻辑块、开关块、布线通道等,进行语言描述.将FPGA架构抽象化之后,计算机软件能基于建模文件提取参数和信息,做布局布线分析.VPR为一个开源的布局布线工具.使用VPR工具进行试验,对于架构属性进行评估,根据评估的结果,能够得知在不同参数下的性能好坏,在实际运用中,对于不同的用户需求提供一个架构设定的方向.
-
-
周海亮;
齐树波;
蒋江;
张民选
- 《第十一届计算机工程与工艺全国学术年会》
| 2007年
-
摘要:
随着处理器对性能的无限追求,流水线已完成了深度流水、并发流水的变革,优越的流水线停顿控制机制尤为重要。本文在分析传统流水线停顿控制机制的基础上,提出了一种基于缓冲的流水线无停顿控制机制。该机制能有效的解决停顿信号的大负载及后端布局布线时可能存在的长延时隐患,对高性能处理器来讲,消除了一个获得高主频的技术瓶颈。
-
-
刘源;
李萌;
谢通;
董利民;
吴武臣
- 《中国电子学会第十一届青年学术年会》
| 2005年
-
摘要:
串行总线接口模块凭借其高效的传输性能以及协议的可靠性被广泛的应用到各种嵌入式系统以及各种网络系统的基础层,随着SoC时代的到来,各种功能模块接口的系统集成已成为研究热点.本文介绍了基于IP模块的I2C总线接口设计以及FPAGA实现的完整设计流程.包括I2C总线接口模块的Verilog源代码设计,以及使用多种EDA软件的实现过程:利用Debussy对源代码进行了调试以及分析设计的组织结构,利用ModelSimSE6.0对设计进行了仿真,利用SynplifyPro7.7进行了综合,利用ISE的ProjectNavigator对设计进行了布局布线,并完成了静态时序分析和布局布线后仿真,最后在Xilinx的Virtex2p芯片上下载实现,经验证符合设计要求.
-
-
赵刚;
王继祥;
刘源;
吴武臣
- 《中国电子学会第十届青年学术年会》
| 2004年
-
摘要:
本文介绍了利用verilog对异步通信接口(UART)的设计,利用ModelSim SE5.8对设计进行了仿真,利用SynplifyPro7.2进行了综合,利用Project Navigator对设计进行了布局布线,并完成了布线后仿真.最后在Xilinx的XC2S300E芯片上下载实现,经验证可以直接作为一标准的异步串行通信接口使用.
-
-
-
- 《第十二届计算机工程与工艺全国学术年会(NCCET'08)》
| 2008年
-
摘要:
层次化设计是当前EDA设计方法领域存在的两大设计方法之一,在这款异构多核处理器设计中被我们所采用。本文首先简要介绍设计方法,之后分析采用层次化设计的原因,接着着重介绍层次化设计的流程,最后对层次化设计做了分析总结.
-
-
- 《第十二届计算机工程与工艺全国学术年会(NCCET'08)》
| 2008年
-
摘要:
层次化设计是当前EDA设计方法领域存在的两大设计方法之一,在这款异构多核处理器设计中被我们所采用。本文首先简要介绍设计方法,之后分析采用层次化设计的原因,接着着重介绍层次化设计的流程,最后对层次化设计做了分析总结.
-
-
- 《第十二届计算机工程与工艺全国学术年会(NCCET'08)》
| 2008年
-
摘要:
层次化设计是当前EDA设计方法领域存在的两大设计方法之一,在这款异构多核处理器设计中被我们所采用。本文首先简要介绍设计方法,之后分析采用层次化设计的原因,接着着重介绍层次化设计的流程,最后对层次化设计做了分析总结.
-
-
- 《第十二届计算机工程与工艺全国学术年会(NCCET'08)》
| 2008年
-
摘要:
层次化设计是当前EDA设计方法领域存在的两大设计方法之一,在这款异构多核处理器设计中被我们所采用。本文首先简要介绍设计方法,之后分析采用层次化设计的原因,接着着重介绍层次化设计的流程,最后对层次化设计做了分析总结.
-
-
王栋;
于宗光
- 《中国电子学会第十届青年学术年会》
| 2004年
-
摘要:
本文提出了一种新的专用集成电路设计方法,采用将synopsys和compass设计软件相结合的方法设计定制集成电路,在保证电路性能的同时,节省了设计时间,同时为ASIC设计者提供了一条新的思路.实际电路证明了这个方法是有效的.
-
-
王栋;
于宗光
- 《中国电子学会第十届青年学术年会》
| 2004年
-
摘要:
本文提出了一种新的专用集成电路设计方法,采用将synopsys和compass设计软件相结合的方法设计定制集成电路,在保证电路性能的同时,节省了设计时间,同时为ASIC设计者提供了一条新的思路.实际电路证明了这个方法是有效的.