首页> 外国专利> System and method for clock optimization to achieve timing signoff in an electronic circuit and electronic design automation tool incorporating the same

System and method for clock optimization to achieve timing signoff in an electronic circuit and electronic design automation tool incorporating the same

机译:在电子电路中用于时钟优化以实现时序签收的系统和方法以及包括该系统和方法的电子设计自动化工具

摘要

A system and method for clock optimization to achieve timing signoff in an electronic circuit and an EDA tool that embodies the system or the method. In one embodiment, the system includes: (1) a clock cell identifier/sorter configured to identify at least some clock cells in a clock network associated with an electronic circuit design and sort the cells according to breadth, (2) a slack analyzer associated with the clock cell identifier/sorter and configured to identify flops that are downstream of the cells and determine a worst setup and hold timing slack thereof and (3) a clock cell delay adjuster associated with the slack analyzer and configured to adjust delays of the cells subject to the worst setup and hold timing slack.
机译:一种用于时钟优化以在电子电路中实现定时签收的系统和方法,以及体现该系统或方法的EDA工具。在一个实施例中,该系统包括:(1)时钟单元标识符/分类器,其被配置为识别与电子电路设计相关联的时钟网络中的至少一些时钟单元,并根据宽度对单元进行分类,(2)相关联的松弛分析器。具有时钟单元标识符/分类器,并配置为识别位于单元下游的触发器,并确定最差的建立并保持其时序松弛,以及(3)与松弛分析器相关联的时钟单元延迟调整器,其配置为调整单元的延迟受最坏的设置和保持时序松弛的影响。

著录项

  • 公开/公告号US8271922B2

    专利类型

  • 公开/公告日2012-09-18

    原文格式PDF

  • 申请/专利权人 BRUCE E. ZAHN;GERARD M. BLAIR;

    申请/专利号US20090423001

  • 发明设计人 BRUCE E. ZAHN;GERARD M. BLAIR;

    申请日2009-04-14

  • 分类号G06F9/455;G06F17/50;

  • 国家 US

  • 入库时间 2022-08-21 17:30:38

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号