首页> 外国专利> Programmable logic device design implementations with multiplexer transformations

Programmable logic device design implementations with multiplexer transformations

机译:具有多路复用器转换的可编程逻辑器件设计实现

摘要

A programmable logic design is generated for a programmable logic device (PLD) containing configurable logic blocks (CLBs) each having a plurality of multiplexers and look-up-table (LUT) circuits. A first subset of multiplexers are identified from the plurality of multiplexers based upon an analysis of design definitions for input signals of the plurality of multiplexers. The first subset of multiplexers are transformed into LUT logic. Configuration data is generated that is designed to be loaded into the PLD to configure the CLBs. The configuration data includes the LUT logic.
机译:产生用于可编程逻辑器件(PLD)的可编程逻辑设计,该可编程逻辑器件包含各自具有多个多路复用器和查找表(LUT)电路的可配置逻辑块(CLB)。基于对多个复用器的输入信号的设计定义的分析,从多个复用器中识别出复用器的第一子集。多路复用器的第一子集被转换为LUT逻辑。生成旨在被加载到PLD中以配置CLB的配置数据。配置数据包括LUT逻辑。

著录项

  • 公开/公告号US10068045B1

    专利类型

  • 公开/公告日2018-09-04

    原文格式PDF

  • 申请/专利权人 XILINX INC.;

    申请/专利号US201615374994

  • 发明设计人 SABYASACHI DAS;CHIWEI HUANG;

    申请日2016-12-09

  • 分类号G06F17/50;

  • 国家 US

  • 入库时间 2022-08-21 13:01:53

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号