首页> 中国专利> 基于FPGA的高速伪随机数生成方法及高速伪随机数生成器

基于FPGA的高速伪随机数生成方法及高速伪随机数生成器

摘要

本发明公开了一种基于FPGA的高速伪随机数生成方法及高速伪随机数生成器,在FPGA中采用适当的混沌模型算法,从而产生高速的伪随机数,FPGA电路中整体运算采用128bit定点数设计,达到足够的计算精度,有效抑制混沌退化,提高输出带宽,增强吞吐量,提升密匙空间;运算过程中,对混沌模型算法进行分块处理,将模型中占用大量时间的运算分成小部分进行并行完成。采用本发明产生的伪随机数速率可达到10Gbps,能满足高带宽需求的视频传输;产生的伪随机数序列能通过严格而高标准的随机性测试,产生序列的复杂性也得到了保障;此外,本发明伪随机数发生器的成本大大降低,同时提高了FPGA的资源利用效率,降低了功耗。

著录项

  • 公开/公告号CN114911455A

    专利类型发明专利

  • 公开/公告日2022-08-16

    原文格式PDF

  • 申请/专利权人 兰州大学;

    申请/专利号CN202210583056.9

  • 申请日2022-05-26

  • 分类号G06F7/58;G06N7/08;

  • 代理机构青岛致嘉知识产权代理事务所(普通合伙);

  • 代理人王巧丽

  • 地址 730000 甘肃省兰州市城关区天水南路222号

  • 入库时间 2023-06-19 16:30:07

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2022-09-02

    实质审查的生效 IPC(主分类):G06F 7/58 专利申请号:2022105830569 申请日:20220526

    实质审查的生效

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号