首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と論理検証手法
【24h】

8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と論理検証手法

机译:8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と論理検証手法

获取原文
获取原文并翻译 | 示例
           

摘要

高いマルチメディア処理性能を有する組込み用途向け8-way VLIWプロセッサを開発した。 本プロセッサは533MHzの周波数で動作し、IEEE754に準拠した浮動小数点演算を2.1 GFLOPS、画像処矧こ適したメディア処理演算を12.8 GOPS で実行可能である。 このようなプロセッサを実現するために、0.11 μm CMOSテクノロジを用い、配線間クロストークを考慮した階層化設計、late clockの適用、論理合成部とカスタム設計部の混在設計を行った。 本プロセッサの論理検証の方法について述べる。
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号