...
机译:使用纳米级器件设计数字电路:挑战与机遇
CEA, LEV, MINATEC Campus, 17 rue des Martyrs, 38054 Grenoble Cedex 9, France;
CEA, LEV, MINATEC Campus, 17 rue des Martyrs, 38054 Grenoble Cedex 9, France;
CEA, LEV, MINATEC Campus, 17 rue des Martyrs, 38054 Grenoble Cedex 9, France;
CEA, LEV, MINATEC Campus, 17 rue des Martyrs, 38054 Grenoble Cedex 9, France;
Nano-scale devices; Digital circuits; Power consumption; Variations; Adaptativity;
机译:用于纳米级CMOS器件和电路的非接触式测试的电路设计
机译:纳米级器件的千兆赫频率阻抗匹配电路的实现
机译:纳米级器件的千兆赫频率阻抗匹配电路的实现
机译:微米/纳米级集成光子器件和电路:问题与挑战
机译:用于近红外波长的高密度光子集成电路的微米和纳米级光学器件。
机译:阿尔茨海默氏病数字生物标记物:移动/可穿戴设备的机会
机译:基于六角量子线网纳米肖特基栅极控制的III-V量子器件和电路
机译:关于使用双模技术设计数字输出电路的探讨