...
机译:基于32 Gb / s C2C-DAC的PAM-4有线发送器,具有28纳米CMOS中的两次抽头前馈均衡和电平失配校正
Electrical Engineering Department University of California at Los Angeles Los Angeles CA USA;
Capacitors; Bandwidth; Parasitic capacitance; Prototypes; Transmitters; CMOS technology;
机译:使用0.16-PJ / BIT SST-CML-HybrId(SCH)输出驱动器和28MM CMOS中的混合路径3分接FFE方案的40 GB / s PAM-4发射器
机译:具有双击直接判定反馈均衡的60 Gb / s PAM4有线接收器,采用28-NM CMOS中的轨道和再生切片机
机译:具有内部偏斜器的6 GB / S电缆接收器,在28-NM CMOS中具有三通偏斜补偿和三次抽头决策反馈均衡器
机译:28 nm CMOS中基于CMOS逻辑的72 Gb / s PAM-4发送器数据路径设计
机译:具有双击直接判定反馈均衡的60 Gb / s PAM4有线接收器,采用28-NM CMOS中的轨道和再生切片机