首页> 外文期刊>IEEE Micro >Power-aware microarchitecture: design and modeling challenges for next-generation microprocessors
【24h】

Power-aware microarchitecture: design and modeling challenges for next-generation microprocessors

机译:具有功耗意识的微体系结构:下一代微处理器的设计和建模挑战

获取原文
获取原文并翻译 | 示例
           

摘要

The ability to estimate power consumption during early-stage definition and trade-off studies is a key new methodology enhancement. Opportunities for saving power can be exposed via microarchitecture-level modeling, particularly through clock-gating and dynamic adaptation. In this paper we describe the approach of using energy-enabled performance simulators in early design. We examine some of the emerging paradigms in processor design and comment on their inherent power-performance characteristics.
机译:在早期定义和权衡研究中估算功耗的能力是新方法的一项重要改进。可以通过微体系结构级别的建模,特别是通过时钟门控和动态自适应来揭示节省功率的机会。在本文中,我们描述了在早期设计中使用启用能源的性能模拟器的方法。我们研究了处理器设计中的一些新兴范例,并对它们固有的功耗特性进行了评论。

著录项

  • 来源
    《IEEE Micro》 |2000年第6期|P.26-44|共19页
  • 作者

    Brooks D.M.; Bose P.;

  • 作者单位
  • 收录信息 美国《科学引文索引》(SCI);美国《工程索引》(EI);
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类 计算机的应用;
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号