机译:增强L1数据缓存设计以减轻HCI
Department of Computer Engineering, Universitat Politècnica de València, Spain;
Computer Laboratory, University of Cambridge, United Kingdom;
Department of Computer Engineering, Universitat Politècnica de València, Spain;
Department of Computer Engineering, Universitat Politècnica de València, Spain;
Computer Laboratory, University of Cambridge, United Kingdom;
Microprocessors; Voltage measurement; Human computer interaction; Program processors; Degradation; Cache memory; Hot carrier effects;
机译:通过交换指令和数据缓存来缓解L1缓存的老化
机译:用于L1数据缓存的eDRAM / SRAM宏单元的设计,性能和能耗
机译:具有混合SRAM和易失性STT-RAM配置的L1缓存设计的体系结构和数据迁移方法
机译:通过预取缓解压缩的L1数据缓存中的关键路径解压缩延迟
机译:利用关键路径指令提高l1数据高速缓存和寄存器文件的功能。
机译:用于国家生物监测的数据实用程序的关键设计元素:事件驱动架构缓存和Web服务模型
机译:支持“增强L1数据缓存设计以减轻HCI”的研究数据