机译:利用异质性提高芯片多处理器的能效
Department of Computer Science and Engineering, Pennsylvania State University, University Park, PA, USA;
Bistable circuits; MOSFET circuits; circuit simulation; finite-element transistors (FETs); heterojunctions; hybrid integrated circuits; logic circuits; magnetic circuits; magnetic tunneling; microprocessors; tunneling;
机译:使用GALS芯片多处理器实现高性能,能效和可扩展性
机译:通过减少OS噪声调度来提高非对称芯片多线程多处理器的能源效率
机译:使用动态电压缩放效率度量标准的片上多处理器中实时任务的总能量最小化
机译:利用处理器工作负载异构性来减少芯片多处理器中的能耗
机译:使运行时分析可以隐藏和利用芯片异构多处理器系统(CHMPS)中的异构性。
机译:在5G / 6G时代为提高频谱和能源效率在全国移动网络运营商中开发毫米波频谱交易
机译:利用处理器工作负载异构性降低芯片多处理器的能耗