...
机译:具有延时锁定环实时延时测量功能的宽范围谐波锁定检测器
Electronics and Telecommunications Research Institute, Republic of Korea;
CMOS integrated circuits; UHF integrated circuits; delay lock loops; phase detectors; CMOS technology; DLL; HLD; delay indicators; delay-locked loop; external reset control; frequency 25 MHz to 500 MHz; real-time delay measurement; wide-range harmonic lock detector;
机译:使用周期检测器的免复位抗谐波延迟锁定环路
机译:具有循环半延迟线架构的大范围,低功耗,全数字延迟锁定环路
机译:使用复制延迟线的全模拟多相延迟锁定环路,可实现宽范围操作和低抖动性能
机译:使用混合搜索算法的高分辨率宽范围双回路数字延迟锁定回路
机译:用于多个时钟相位/延迟生成的延迟锁定环路。
机译:具有可调范围CMOS延迟锁定环路的亚皮秒抖动设计适用于高速和低功耗应用
机译:利用延迟锁定环实现实时估计肌纤维传导速度