首页> 外文期刊>Computers & Digital Techniques, IET >Methodology to derive resource aware context adaptable architectures for FPGAs
【24h】

Methodology to derive resource aware context adaptable architectures for FPGAs

机译:派生用于FPGA的资源感知上下文自适应架构的方法

获取原文
获取原文并翻译 | 示例
           

摘要

The design of a common architecture that can support multiple data-flow patterns (or contexts) embedded in complex control flow structures, in applications like multimedia processing, is particularly challenging when the target platform is a field programmable gate array (FPGA) with heterogeneous mixture of device primitives. In this study, the authors present scheduling and mapping algorithms that use a novel area cost metric to generate resource aware context adaptable architectures. The authors present the results of a rigorous analysis of the methodology on multiple test cases. Post place and route results are compared against published techniques and show an area savings and execution time savings of 46% each.
机译:当目标平台是具有异构混合物的现场可编程门阵列(FPGA)时,在诸如多媒体处理之类的应用中,可以支持嵌入复杂控制流结构中的多个数据流模式(或上下文)的通用体系结构的设计尤其具有挑战性。设备原语。在这项研究中,作者提出了调度和映射算法,这些算法使用一种新颖的面积成本度量来生成资源感知的上下文自适应体系结构。作者介绍了在多个测试案例上对方法进行严格分析的结果。将发布和路线的结果与已发布的技术进行比较,结果表明节省的面积和执行时间分别节省46%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号