Global self-biased loop; Local negative feedback loop; High power supply rejection ratio;
机译:具有高PSRR增强的180?NM自偏见的带隙参考
机译:可调谐低噪声高PSRR高精度带隙参考,在14 nm FinFET过程中使用堆放长型Cascode技术
机译:1.8-NW,-73.5-DB PSRR,0.2-MS启动时间,CMOS电压参考,具有自偏置反馈和电容耦合方案
机译:具有高PSRR增强级的非常低的带隙电压参考,在90nm CMOS工艺技术中实现了LDO应用
机译:一款精确,无扰动,高PSRR,低压,CMOS带隙基准IC。
机译:NMDA受体在有条件的风味偏好学习中:由MK-801阻断和由D-环丝氨酸增强
机译:基于1V高PSRR OPAM的β-倍增器CMOS带隙电压参考,具有电阻划分