退出
我的积分:
中文文献批量获取
外文文献批量获取
隋金雪; 季永辉; 张霞; 朱智林;
山东工商学院电子与信息工程学院;
山东烟台264026;
北京大学信息技术高等研究院;
浙江杭州311215;
烟台中科网络技术研究所;
SOC平台; RISC⁃V处理器; 总线设计; 物联网; 平台性能分析; 可行性验证;
机译:使用片上系统(SOC)的64位RISC处理器的设计和实现
机译:多处理器SoC平台:基于组件的设计方法
机译:在32位RISC-V处理器上用于物联网的SHA-3 ASIP的设计探索
机译:基于32位嵌入式RISC处理器的SoC架构设计研究。
机译:低复杂度嵌入式处理器的设计,专用于SoC平台来设计网络处理器。
机译:基于多核处理器的水下物联网软件定义的通信/网络平台
机译:在基于FpGa的soC平台上优化ECC协处理器设计的控制层次
机译:基于aDa的实时精简指令集计算机(RIsC)微处理器:基于RIsC的实时应用硬木支持。
机译:自描述IP包,用于基于平台的增强型SOC设计
机译:基于平台的增强型SOC设计,包括扩展的外围设备选择和自动IP定制便利
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。