首页> 中文期刊> 《现代电子技术》 >基于FPGA的高速实时数据采集系统设计

基于FPGA的高速实时数据采集系统设计

         

摘要

设计一款基于FPGA的高速实时数据采集系统,该系统采用FPGA作为控制器,主要完成通道选择控制及增益设置、A/D转换控制、数据缓冲异步FIFO三部分功能.系统采用Verilog HDL语言,通过软件编程控制硬件实现通道的选择和可编程增益放大器放大倍数的设置,利用FPGA内部自带的RAM设计16位的FIFO,实现数据的缓冲存储.这种基于FPGA的同步采集、实时读取采集数据的方案,可以提高系统采集和传输速度.系统的仿真验证结果显示,所设计的高速实时数据采集系统达到了预期的功能.

著录项

  • 来源
    《现代电子技术》 |2009年第6期|12-14|共3页
  • 作者单位

    贵州大学,光电子技术及应用重点实验室,贵州,贵阳,550025;

    贵州大学,光电子技术及应用重点实验室,贵州,贵阳,550025;

    贵州大学,光电子技术及应用重点实验室,贵州,贵阳,550025;

    贵州大学,光电子技术及应用重点实验室,贵州,贵阳,550025;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 设计;
  • 关键词

    数据采集系统; FPGA; DSP; FIFO;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号