首页> 中文期刊> 《商丘职业技术学院学报》 >一种新颖的高精度多相时钟发生电路设计

一种新颖的高精度多相时钟发生电路设计

         

摘要

本文设计了一种新颖的单片集成、适用于高速串行通信接口接收端和数据恢复电路的等间距高精度五相时钟发生电路.基于负反馈动态调整原理和数字化的模拟电路设计技术,电路采用TSMC(Taiwan Semiconduc-tor Manufacturing Company Ltd)的CMOS O.25um工艺设计和后仿真,实验结果表明:时钟发生电路可正确输出五相时钟,周期均为2.08 ns(频率480 Mbps);相互间隔O.416 ns,抖动为35 ps,锁定时间为1.8us,满足高速串行通信接口接收端和数据恢复电路对五相时钟的要求.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号