首页> 中文期刊> 《电子与封装》 >封装器件多应力叠加失效仿真分析与验证

封装器件多应力叠加失效仿真分析与验证

         

摘要

针对某双列直插式(DIP)封装器件在整机温循试验中出现的失效现象,分析在器件与电路板焊接环节、电路板与整机装配环节和整机温循试验环节3个工况下可能的失效原因,对原因分别进行单工况和多工况的失效仿真分析。针对不同仿真模型在不同工况下的叠加仿真难题,提出基于ANSYS Workbench有限元软件的多应力叠加仿真方法,对比单一工况和多种工况下的仿真结果。结果表明,DIP封装器件失效是器件在焊接尺寸不匹配、过定位装配和温循试验三种工况下,机械应力和热应力的叠加使玻璃绝缘子产生裂纹导致的,有限元仿真结果与实验结果基本吻合,为DIP封装器件在多工况下应力叠加失效的故障机理研究提供一种可参考的仿真方法。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号