首页> 中文期刊> 《电子设计应用》 >零待机功耗芯片的实现之路

零待机功耗芯片的实现之路

         

摘要

采用非易失性逻辑电路与非易失性嵌入式存储器即可实现具有零待机功耗的芯片。目前有很多芯片都采用了具有非易失性的嵌入式存储器,但如果能够令用于临时保存计算结果的触发器(寄存器)具有非易失性,那么,在先断电然后又重新上电时,逻辑电路就仍可继续正常工作。由于芯片上的模拟电路与电源电路等均无需保存数据,所以在待机模式下可以完全关断整个芯片的所有电源,从而实现零待机功耗。目前有两种实现非易失性触发器的方案,包括基于FRAM的方法和基于MRAM的方法。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号