首页> 外文学位 >A reconfigurable and scalable efficient architecture for AES.
【24h】

A reconfigurable and scalable efficient architecture for AES.

机译:AES的可重新配置和可扩展的高效体系结构。

获取原文
获取原文并翻译 | 示例

摘要

A new 32-bit reconfigurable FPGA implementation of AES algorithm is presented in this thesis. It employs a single round architecture to minimize the hardware cost. The combinational logic implementation of S-Box ensures the suitability for non-Block RAMs (BRAMs) FPGA devices. Fully composite field GF((2 4)2) based encryption and keyschedule lead to the lower hardware complexity and convenience for the efficient subpipelining. For the first time, a subpipelined on-the-fly keyschedule over composite field GF((2 4)2) is applied for the all standard key sizes (128-, 192-, 256-bit). The proposed architecture achieves a throughput of 805.82Mbits/s using 523 slices with a ratio throughput/slice of 1.54Mbps/Slice on Xilinx Virtex2 XC2V2000 ff896 device.
机译:本文提出了一种新的32位AES算法的可重构FPGA实现。它采用单轮架构,以最大程度地降低硬件成本。 S-Box的组合逻辑实现确保了对非块RAM(BRAM)FPGA器件的适用性。基于完全复合字段GF((2 4)2)的加密和密钥计划可降低硬件复杂性,并为高效子管道化带来便利。对于所有标准密钥大小(128位,192位,256位),第一次在复合字段GF((2 4)2)上应用了子管道化的即时密钥调度。所提出的架构在Xilinx Virtex2 XC2V2000 ff896器件上使用523个切片实现了805.82Mbits / s的吞吐量,而吞吐量/切片的比率为1.54Mbps /切片。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号