首页> 外文学位 >Design of a MIPS instruction set simulator for multicore processor research in SystemC.
【24h】

Design of a MIPS instruction set simulator for multicore processor research in SystemC.

机译:MIPS指令集模拟器的设计,用于SystemC中的多核处理器研究。

获取原文
获取原文并翻译 | 示例

摘要

The main focus of this thesis is to design a MIPS Instruction Set Simulator (ISS) for multicore computer architecture research. This MIPS ISS is tested thoroughly for each instruction and by long test benches. Usual ISS works in a purely functional way unlike real hardware, this ISS is designed at a level more abstract than RTL but closer to real processor which will be easy to interface with other cores, caches and micro-architectural parts.
机译:本文的主要重点是设计用于多核计算机体系结构研究的MIPS指令集模拟器(ISS)。此MIPS ISS已针对每条说明和较长的测试台进行了全面测试。通常的ISS以与实际硬件不同的纯粹的功能方式工作,该ISS的设计水平比RTL更抽象,但更接近真实的处理器,这将易于与其他内核,缓存和微体系结构部件进行接口。

著录项

  • 作者

    Qayum, Mohammad Abdul.;

  • 作者单位

    Oklahoma State University.;

  • 授予单位 Oklahoma State University.;
  • 学科 Engineering Electronics and Electrical.
  • 学位 M.S.
  • 年度 2010
  • 页码 72 p.
  • 总页数 72
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号