声明
致谢
摘要
第1章绪论
1.1研究背景
1.1.1集成电路发展概述
1.1.2电路功耗概述
1.2研究意义
1.2.1低功耗的研究意义
1.2.2本文的研究意义
1.3本文的研究内容和组织结构
1.3.1研究内容与创新点
1.3.2组织结构
第2章研究现状
2.1低功耗设计技术
2.2毛刺对电路的影响
2.2.1毛刺的产生及危害
2.2.2毛刺的消除
2.3双边沿触发器的应用
2.3.1预测数字电路的老化失效
2.3.2检测时序故障
2.3.3阻塞噪声信号
2.4本章小结
第3章CMOS低功耗触发器性能
3.1功耗的来源
3.1.1动态功耗
3.1.2静态功耗
3.2触发器的性能指标
3.2.1功耗指标
3.2.2时间延迟指标
3.2.3功耗延迟积指标
3.3触发器的仿真
3.3.1仿真平台
3.3.2仿真工具
3.4本章小结
第4章不同类型的双边沿触发器
4.1 MUX型双边沿触发器
4.2脉冲式双边沿触发器
4.3 C单元型双边沿触发器
4.4本章小结
第5章新型双边沿触发器
5.1电路结构
5.2工作原理
5.3实验结果及分析
5.3.1性能比较
5.3.2 PVT波动分析
5.3.3蒙特卡罗分析
5.3本章小结
第6章总结与展望
6.1全文总结
6.2研究工作展望
参考文献
攻读硕士学位期间的学术活动及成果情况