声明
第一章绪论
1.1 研究背景
1.2 国内外研究现状及趋势
1.3 本文的主要内容与结构安排
第二章 ADC原理、误差分析及现有校准算法概述
2.1 ADC的基本工作原理
2.2 ADC的性能指标
2.2.1 静态性能参数
2.2.2 动态性能参数
2.2.3 非理想因素
2.3 ADC的主要结构
2.4 逐次逼近式(SAR)ADC工作原理
2.4.1 SAR ADC的基本结构
2.4.2 SAR ADC的工作原理
2.4.3 数模转换器(DAC)模块结构
2.4.4 比较器模块与更多种类的 SAR ADC
2.5 逐次逼近式(SAR)ADC的误差分析
2.5.1 比较器失调电压(offset)
2.5.2噪声
2.5.3 时钟偏差
2.5.4 DAC模块中的电容失配
2.5.5 比较器的亚稳态
2.6.1 数字校准技术的简单介绍
2.6.2 数字校准技术的基本原理
2.7 本章小结
第三章 SARADC 电容失配数字校准算法的设计
3.1 伪随机序列的特性
3.2 校准算法的基本原理
3.3 伪随机序列的注入问题与解决措施
3.5 硬件电路的优化
3.6 本章小结
第四章 SARADC 电容失配校准算法的确定与仿真
4.1.1 伪随机序列的生成
4.1.2 SAR ADC电容阵列设计与校准算法
4.1.3 校准算法的整体实现方案
4.2 SAR ADC与校准算法在 Simulink中的建模
4.2.1 待校准 SAR ADC的整体模型
4.2.2 电压判断模块与伪随机序列注入
4.2.3 带失配的电容权重估计值更新模块
4.3 本数字校准算法的 MATLAB仿真
4.4 本章小结
第五章 SARADC 校准算法的 FPGA验证
5.1 校准算法的 RTL代码实现
5.1.1 伪随机序列产生模块
5.1.2 电容权重估计值更新模块
5.1.3 输出码字补偿模块
5.2 整体 RTL代码的功能仿真
5.3 校准算法的 FPGA实现
5.4 本章小结
第六章全文总结与展望
6.1 总结
6.2 展望
致谢
参考文献
攻读硕士学位期间取得的成果
电子科技大学;