第 1 章绪 论
1.1.1 课题来源与背景
1.1.2 研究的目的和意义
1.2.1 传统数字示波器国内外研究现状
1.2.2 手持示波器国内外研究现状
1.2.3 手持示波器研究现状分析
1.3 FPGA低功耗研究现状
1.3.1 FPGA低功耗技术研究现状
1.3.2 FPGA功耗估计研究与发展现状
1.4 主要研究内容及章节安排
第 2 章示波器总体方案设计与硬件设计
2.1.1 示波器功能需求
2.1.2 示波器技术指标
2.2 示波器总体方案设计
2.3.1 软硬件划分设计的意义
2.3.2 Qsys与 FPGA硬件设计
2.3.3 基于 Nios Ⅱ 的软件设计
2.4.1 示波器硬件设计概述
2.4.2 示波器硬件器件选型
2.4.3 基于 FPGA的硬件设计
2.4.4 示波器 Qsys系统的搭建
2.5 本章小结
第 3 章示波器低功耗设计
3.1.1 FPGA功耗的主要构成
3.1.2 影响功耗的主要因素
3.2.1 软/硬件协同的设计方法
3.2.2 多种集成 IP核的选择与配置
3.2.3 降低供电电压的设计方法
3.3 RTL与行为级低功耗设计
3.3.1 基于资源共享的低功耗设计方法
3.3.2 基于门控时钟的低功耗设计方法
3.4.1 时序仿真方法
3.4.2 功耗优化仿真结果
3.4.3 功耗优化结果分析
3.5 本章小结
第 4 章示波器软件设计与功能测试
4.1.1 软件设计概述
4.1.2 操作界面 GUI 选型
4.1.3 操作界面显示模块软件设计
4.1.4 操作界面触摸功能处理
4.2 示波器功能测试内容
4.3.1 时序测试
4.3.2 整体测试
4.3.3 功耗测试
4.4 测试结果总结
4.5 本章小结
结 论
参考文献
声明
致 谢
哈尔滨工业大学;