退出
我的积分:
中文文献批量获取
外文文献批量获取
王新稳;
南京邮电大学;
CMOS; 时钟; 全速率; CDR; 集成电路;
机译:具有半速率共模时钟嵌入式信号的0.8至6.5 Gb / s连续速率参考速率较低的数字CDR
机译:利用半速率线性相位检测器的固有频率检测功能的400 Mb / s〜2.5 Gb / s无参考CDR IC
机译:0.18μmCMOS中的无频率检测器的8.2 Gb / s至10.3 Gb / s全速率线性无参考CDR
机译:6.5 A 6.4-to-32Gb / s 0.96pJ / b无参考CDR,采用ML启发式40nm CMOS随机相位频率检测技术
机译:采用硅锗BiCMOS技术的具有半速率时钟和四分之一速率时钟的高速串行数据传输集成电路。
机译:高数据速率通信中基于外延石墨烯的晶圆级毫米波集成电路
机译:一个8mW频率检测器,用于使用时钟相位选择的10Gb / s半速率CDR
机译:三维集成电路的时钟树插入与验证
机译:用于无参考时钟和数据恢复(CDR)应用的相位/频率检测器和电荷泵架构
机译:相/频率-检测器和电荷泵架构,用于无参考时钟-以及制造过程(cdr)上的数据-应用
机译:相位/频率检测器和电荷泵架构,适用于无参考时钟和数据恢复(CDR)应用
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。