首页> 外文会议>VLSI Circuits, 2006 IEEE Symposium on >A High Dynamic Range CMOS Image Sensor with In-Pixel Floating-Node Analog Memory for Pixel Level Integration Time Control
【24h】

A High Dynamic Range CMOS Image Sensor with In-Pixel Floating-Node Analog Memory for Pixel Level Integration Time Control

机译:具有像素内浮点模拟存储器的高动态范围CMOS图像传感器,用于像素级积分时间控制

获取原文

摘要

In this paper we report a high dynamic range CMOS image sensor (CIS) with in-pixel floating-node analog memory for pixel level integration time control. Each pixel has different integration time based upon the amount of its previous frame illumination. We can implement true CDS technique to reduce reset noise without any additional hardware because we use a floating-node parasitic capacitor as an analog memory. In the fabricated test sensor, we could achieve the extended dynamic range by more than 42dB. To the best of our knowledge, this is the first report on the use of pixel-node parasitic capacitor as an analog memory for the extension of dynamic range
机译:在本文中,我们报告了一种高动态范围CMOS图像传感器(CIS),它具有用于像素级积分时间控制的像素内浮动节点模拟存储器。每个像素根据其先前帧照度的不同而具有不同的积分时间。我们可以使用真正的CDS技术来减少复位噪声,而无需任何其他硬件,因为我们使用了浮置节点寄生电容器作为模拟存储器。在装配好的测试传感器中,我们可以实现超过42dB的扩展动态范围。据我们所知,这是关于使用像素节点寄生电容作为模拟存储器扩展动态范围的第一份报告。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号