首页> 中文会议>2016年中国智能电网学术研讨会 >基于FPGA的合并单元关键技术的实现

基于FPGA的合并单元关键技术的实现

摘要

本文介绍了FPGA在合并单元功能实现中,高实时性,高精度,高可靠性的应用,重点介绍了FPGA实现合并单元高可靠性和高均匀性点对点SV报文收发的方法,以及通过FPGA实现合并单元同步及守时功能的原理及方法.在点对点SV报文收发过程中,FPGA控制DM9000,将接收到的SV报文在FIFO中缓存,并通过内部定时器对接收的报文打时标,在SV报文接收的间隙,配合CPU采用精确的算法控制SV报文的发送时间,保证其离散性控制在100ns以内.在对时状态下,通过FPGA解析B码和和1588等对时信息,精确控制合并单元的时间同步,采用跟随算法记录秒脉冲时间.在丢失外部同步信号时,FPGA同步模块无缝切换到守时状态,并能在长时间内保证合并单元的时间同步.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号