首页> 中文会议>中国电子学会第十届青年学术年会 >基于FPGA的星上存储器纠错检错系统设计

基于FPGA的星上存储器纠错检错系统设计

摘要

本文设计了一种用(16,8)准循环码实现的EDAC电路,能够自动纠正两个错误,比(22,16)扩展汉明码差错率小4~7个数量级,可用来更有效地对程序存储器等进行保护.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号