高性能算术逻辑单元(ALU)的设计实现

摘要

本文给出了一种基于晶体管级的16位算术逻辑单元(ALU)的电路设计。在算术单元的设计中,加法器的设计采用树形超前进位和进位跳跃的混合结构。在算术单元的结构设计中,利用新的条件和选择结构缩短关键路径。在逻辑单元的设计中,提出一种基于多米诺的算术逻辑复用结构。电路仿真结果显示16位ALU的关键路径延迟小于4ns,100Mhz下功耗12mw,共用1060个晶体管。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号