基于FPGA高速同步HDLC通信控制器设计

摘要

HDLC协议是一个在同步网上传输数据、面向比特的,具有冗余度低等特点的,在通信领域中应用最广泛的链路层协议之一。本文介绍了实现HDLC通信协议的主要模块——CRC模块及‘0’比特插入模块的FPGA的实现方法,CRC校验模块主要采用状态机的设计方法,而‘0’比特插入模块主要利用FIFO来实现,为HDLC通信控制器的设计提供了新思路。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号